A3R12E40DBF-8E

Zentel Japan
155-A3R12E40DBF-8E
A3R12E40DBF-8E

制造商:

说明:
动态随机存取存储器 DDR2 512Mb, 32Mx16, 800 at CL5, 1.8V, FBGA-84

ECAD模型:
下载免费库加载程序,将此文件转换,以供您的ECAD工具使用。了解详情。

库存量: 733

库存:
733 可立即发货
生产周期:
16 周 大于所示数量的预计工厂生产时间。
最少: 1   倍数: 1
单价:
¥-.--
总价:
¥-.--
预估关税:

定价 (含13% 增值税)

数量 单价
总价
¥25.9674 ¥25.97
¥23.4927 ¥234.93
¥22.9955 ¥574.89
¥22.2497 ¥1,112.49
¥21.7525 ¥2,175.25
¥21.0971 ¥5,274.28
¥20.5095 ¥10,254.75
¥20.3513 ¥20,351.30
¥19.5264 ¥39,052.80

产品属性 属性值 选择属性
Zentel Japan
产品种类: 动态随机存取存储器
RoHS:  
SDRAM - DDR2
512 Mbit
16 bit
400 MHz
FPGA-84
32 M x 16
400 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
商标: Zentel Japan
湿度敏感性: Yes
安装风格: SMD/SMT
产品类型: DRAM
工厂包装数量: 2000
子类别: Memory & Data Storage
电源电流—最大值: 65 mA
商标名: Zentel Japan
单位重量: 194 mg
找到的产品:
要显示类似产品,至少选中一个复选框
要显示该类别下的类似产品,请至少选中上方的一个复选框。
已选择的属性: 0

CNHTS:
8542329010
USHTS:
8542320028
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.