AD9528 JESD204B时钟发生器
Analog Devices AD9528 JESD204B带14个LVDS/HSTL输出的时钟发生器具有两级锁相环 (PLL),集成了用于多器件同步的JESD204B SYSREF发生器。 第一级(PLL1)通过减少系统时钟上的抖动来提供输入基准调理。 AD9528的第二级PLL (PLL2)包含高频时钟。 这些高频时钟确保时钟输出驱动器的低集成抖动和低宽带噪声。 外部VCXO提供PLL2需要的低噪声基准,以满足苛刻的相位噪声和抖动要求,实现可以接受的性能。 AD9528的片上VCO可从3.45GHz微调至4.025GHz。 集成的SYSREF发生器可输出单次、N次或连续信号,并与PLL1和PLL2输出同步,以便对齐多个器件的时间。 AD9528 JESD204B时钟发生器非常适用于高性能无线收发器、LTE和多载波GSM基站、无线和宽带基础设施、医疗和高性能仪器。
了解详情
