DK-DEV-5SGXEA7N

Altera
989-DK-DEV-5SGXEA7N
DK-DEV-5SGXEA7N

制造商:

说明:
可编程逻辑 IC 开发工具 FPGA Development Kit For 5SGXEA7K2F40C2N

寿命周期:
寿命结束:
将过时且制造商将停产。

库存量: 1

库存:
1 可立即发货
生产周期:
2 周 大于所示数量的预计工厂生产时间。
最少: 1   倍数: 1
单价:
¥-.--
总价:
¥-.--
预估关税:

定价 (含13% 增值税)

数量 单价
总价
¥57,859.842 ¥57,859.84

产品属性 属性值 选择属性
Altera
产品种类: 可编程逻辑 IC 开发工具
Development Kits
FPGA
5SGXEA7K2F40C2N
商标: Altera
描述/功能: Stratix V GX development kit
接口类型: Ethernet, HSMC, JTAG, PCIe, QSFP
工作电源电压: 19 V
产品类型: Programmable Logic IC Development Tools
系列: Stratix V GX Development Kits
工厂包装数量: 1
子类别: Development Tools
商标名: Stratix V FPGA
零件号别名: 980000
找到的产品:
要显示类似产品,至少选中一个复选框
要显示该类别下的类似产品,请至少选中上方的一个复选框。
已选择的属性: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

CNHTS:
8543709990
CAHTS:
8473302000
USHTS:
8473301180
TARIC:
8473302000
MXHTS:
8473300401
ECCN:
EAR99

SoC FPGA 系列

Altera SoC FPGA 集成了由处理器、外设以及存储器接口组成的基于 ARM 的硬核处理器系统(HPS),并采用了高带宽互连背板。该系列器件兼具硬核知识产权(IP)的高性能、低功耗和可编程逻辑的灵活性等优点。该系列基于 ARM 的 SoC FPGA 可由用户进行自定义,特别适用于通过在单个FPGA中集成分立处理器和数字信号处理(DSP)功能实现降低系统功耗、压缩成本、缩小电路板大小等目标的应用场合。它们可通过定制硬件和软件,并为FPGA添加对几乎所有接口标准或协议的支持功能,实现最终产品的差异化。Altera SoC FPGA 通过对实际应用中的硬件和软件进行升级,不但可延长产品寿命,而且可提高收益。它们还可通过处理器和FPGA之间的高带宽互联提升系统性能。该系列器件分别属于不同的 Cyclone® V和Arria® V FPGA 系列,共有数十种型号,且包括 PCI Express® Gen2、多端口存储器控制器以及高速串行收发器等附加硬逻辑。SoC FPGA 采用了 TSMC 的28nm低功耗(28LP)工艺,在降低了功耗和成本的同时实现了成本敏感型应用所需的性能等级。
了解更多

Stratix® 系列FPGA开发工具

Altera 提供了多种硬件解决方案和工具,可加快设计进程。Stratix® 系列 FPGA 开发工具提供了多种开发套件,可满足工程师的所有需求,使其在数小时之内便可创建并实施设计。该系列开发套件提供了完整的系统级设计环境,可同时满足软硬件需求,快速开始FPGA设计。
了解更多

Stratix® V GX FPGA开发套件

Altera Stratix® V GX FPGA开发套件是全面的设计环境,包括开发Stratix V GX FPGA设计所需的硬件和软件。设计人员可以测试FPGA收发器I/O (10Gbps+) 的信号质量,并开发和测试PCI Express® (PCIe) 3.0设计。设计人员可以开发和测试由SyncFlash、DDR3和QDRII+组成的存储器子系统。该开发套件支持使用嵌入式75Ω 3G SDI收发器开发和测试SDI,并利用Nios® II处理器和外部存储器开发嵌入式设计。设计人员可以利用三速以太网MegaCore®和外部RJ-45插孔开发和测试网络设计,并使用10G和40G以太网MAC MegaCore和QSFP光接口开发和测试光网络设计。设计人员还可以使用时钟控制GUI测量FPGA的功耗并控制12个不同的可编程时钟振荡器。