Altera MAX® 10 FPGA

Altera MAX® 10 FPGA是一款高性价比的单芯片非易失性可编程逻辑器件 (PLD),具有广泛的应用范围。 Altera MAX 10 FPGA配备了双配置闪存、用户闪存,具有即时启动功能,集成了模数转换器 (ADC),并且支持单芯片Nios II软核处理器。 该器件非常适合系统管理、I/O扩展以及通信控制以及工业、汽车和消费类应用。

Instant-On, Embedded Dual Image Flash + Extra User Flash:

The MAX® 10 FPGAs include an integrated flash for self-configuring instant-on with dual image support to simplify the board design and save board space. Alternatively, can use the extra flash to store infrequent data logging or processor program code.

Single Power Supply Option:

The single-supply voltage operation makes this suitable for supervisory functions that need to be functional first before all the other system voltage rails have been enabled.

AI-capable DSP blocks:

These devices feature up to 144 embedded multiplier blocks, enabling performance/watt-efficient AI and edge computing solutions. Each block supports 18 x 18-bit or dual 9 x 9-bit multipliers, delivering the computational power needed for demanding AI tasks. These AI tasks include AI-assisted real-time signal processing, video analytics, and sensor fusion.

Integrated Dual Analog to Digital Converter:

The MAX 10 FPGAs consists of up to two built-in analog-to-digital converters with multichannel selection for monitoring power supplies or analog sensors.

Package Options:

The MAX 10 FPGAs contain a wide array of packages from tiny 3x3mm2 chip-scale packages to BGAs with 500 I/O and Quad-Flat Pack (QFP).

特性

  • 55nm TSMC嵌入式闪存(闪存 + SRAM)工艺技术
  • 封装
    • 低成本小尺寸封装,支持多种封装技术和引脚间距
    • 多种器件密度,具有兼容的封装尺寸,可实现各种器件密度之间的无缝转换
    • 兼容RoHS6
  • 内核结构
    • 4输入查找表 (LUT) 和单寄存器逻辑元件 (LE)
    • 逻辑阵列块(LAB)由LE组成
    • 嵌入式RAM和用户闪存
    • 时钟和PLL
    • 嵌入式乘法器模块
    • 通用I/O
  • 内存块
    • M9K - 9Kb存储块
    • 可级联块,用于创建RAM、双端口及FIFO功能
  • 用户闪存 (UFM)
    • 用户可访问的非易失性存储
    • 高速工作频率
    • 大存储容量
    • 高数据保存能力
    • 多种接口选择
  • 嵌入式乘法器模块
    • 一个18×18乘法器或两个9×9乘法器模式
    • 可级联模块,支持创建滤波器、算术功能和图像处理流水线
  • ADC
    • 12位逐次逼近寄存器 (SAR) 类型
    • 多达17路模拟输入
    • 累积速度高达每秒100万次采样 (MSPS)
    • 集成式温度传感功能
  • 时钟网络
    • 全局时钟支持
    • 时钟网络中的高速频率
  • 内置内部环形振荡器
  • PLL
    • 基于模拟
    • 低抖动
    • 高精度时钟合成
    • 时钟延迟补偿
    • 零延迟缓冲
    • 多输出抽头
  • 通用I/O (GPIO)
    • 支持多种I/O标准
    • 片上终端 (OCT)
    • 速率高达720Mbps的LVDS接收器和发送器
  • 外部存储器接口 (EMIF)
    • 支持速率高达600Mbps的外部存储器接口
    • DDR3、DDR3L、DDR2、LPDDR2(仅适用于10M16、10M25、10M40和10M50)
    • SRAM(仅硬件支持)
    • 要达到600Mbps的性能,需要设备速度等级为“-6”
  • 配置实现初始电压定位
    • 内部配置
    • JTAG
    • 高级加密标准(AES)128位加密和压缩选项
    • 闪存数据保留20年(+85°C时)
  • 灵活的电源方案
    • 单/双电源设备选择
    • 动态控制的输入缓冲断电
    • 休眠模式下降低动态功耗

应用

  • 工业和汽车
    • 驱动、PV逆变器、电机控制和传感器I/F
    • I/O模块、监控和机器视觉
    • 高级驾驶辅助系统 (ADAS)、电动汽车、ECU和信息娱乐
  • 有线/无线通讯
    • I/O扩展与胶连
    • 底盘控制
  • 消费电子产品
    • 显示器
    • 便携式数码静态相机和游戏
  • 计算机和存储
    • 服务器板底盘控制
    • 多功能打印机
  • 广播电视
  • 军用
Altera MAX® 10 FPGA
发布日期: 2014-09-11 | 更新日期: 2026-01-07