AD9545的10个时钟输出可同步到多达四个输入基准电压源中的任意一个。该器件的数字锁相环 (PLL) 可最大限度地降低与外部基准电压源相关的计时抖动。数字控制的环路和保持电路即使在所有基准输入失败时仍可持续产生低抖动输出信号。
特性
- 双DPLL可同步1Hz到500MHz物理层时钟,可在提供频率转换的同时去除噪声基准电压源的信号抖动
- 符合ITU-T G.8262和Telcordia GR-253标准
- 支持Telcordia GR-1244、ITU-T G.812、G.813、G.823、G.824、G.825和G.8273.2
- 针对低至50ppb的频率偏移可进行持续频率监控和基准电压源验证
- 两个DPLL都配有带有24位可编程模块的24位小数分频器
- 可编程数字环路滤波器带宽:10-4至1850Hz
- 两个独立的可编程辅助NCO(1Hz至65,535Hz,分辨率< 1.4 × 10-12Hz),适合PTP应用中的IEEE-1588第2版伺服反馈
- 自动和手动保持以及基准电压源切换,实现零延迟、无中断或相位增建
- 基于可编程优先级的基准电压源切换,支持手动、自动可逆和自动不可逆模式
- 5对时钟输出引脚,每对都可用作差分LVDS/HCSL/CML或者两个单端输出(1Hz至500MHz)
- 2个差分或4个单端输入基准电压源 交叉点多路复用器将基准输入与PLL互连
- 支持嵌入(模块化)输入/输出时钟信号
- 快速DPLL锁定模式
- 支持25MHz至52MHz晶体谐振器、TCXO或OCXO作为系统时钟,提供系统时钟频率稳定性补偿
- 自动初始化的外部EEPROM支持
- 1.8V单电源供电,带有内部调节功能
- 内置温度监控器/警报和温度补偿,可增强零延迟性能
应用
- GPS、PTP (IEEE-1588) 以及SyncE去除信号抖动和同步
- 光传送网络 (OTN)、SDH以及宏和小型蜂窝基站
- 带有去除信号抖动功能的OTN映射/解映射
- 小基站时钟,包括基带和无线电
- Stratum 2、Stratum 3e和Stratum 3保持、去除信号抖动以及相位瞬态控制
- JESD204B支持模数转换器 (ADC) 和数模转换器 (DAC) 时钟
- 线缆基础设施
- 运营商级以太网
功能框图
技术文章
- 5G Technology Devices for an O-RAN Wireless Solution
Discover a platform that meets the required RF characteristics, cost, and power budgets to deploy a low-cost, high-performance O-RAN platform.
发布日期: 2017-10-31
| 更新日期: 2025-09-30

