该收发器包括直接转换信号路径,具有先进的噪声系数和线性度。每个完整的接收器和发射器子系统均包括直流失调校正、正交纠错和可编程数字滤波器,因此数字基带无需这些功能。集成了若干辅助功能,例如辅助模数转换器 (ADC)、辅助数模转换器 (DAC) 和通用输入/输出 (GPIO),以提供额外监测和控制功能。该收发器还具有低功耗休眠和监控模式,可节能并延长便携式设备的电池寿命,同时监控通信。
全集成锁相环为发射器、接收器和时钟部件提供高性能、低功耗小数N分频合成。精心设计和布局技术提供了高性能个人无线电应用所需的隔离。完全集成的低功耗数字预失真 (DPD) 针对窄带和宽带信号进行了优化,可实现高效功率放大器的线性化。集成了所有压控振荡器 (VCO) 和环路滤波器元件,可最大限度地减少外部元件数量。本地振荡器 (LO) 具有灵活的配置选项,包括快速锁定模式。
Analog Devices ADRV9002的内核可直接由1.0V、1.3V和1.8V稳压器供电,通过标准4线串行端口控制。其他电源用于提供适当的数字接口电平,并优化接收器、发射器和辅助转换器性能。通过可配置的互补金属氧化物半导体 (CMOS) 或低压差分信号 (LVDS) 串行同步接口 (SSI),支持高数据速率和低数据速率接口。ADRV9002采用12mm×12mm、196焊球芯片级封装球栅阵列 (CSP_BGA) 封装。
特性
- 2 x 2高度集成的收发器
- 30 MHz至6000 MHz频率范围
- 发射器和接收器带宽高达40MHz
- 完全集成的小数N分频射频合成器
- LVDS和CSSI串行数据接口模式
- 低功耗监视器和睡眠模式
- 多芯片同步功能
- 快速跳频功能
- 动态配置文件切换,用于动态数据速率和采样率
- 完全集成的DPD,用于窄带和宽带波形
- 可通过4线SPI完全编程
- 12mm x 12mm、196焊球CSP BGA
应用
- 任务关键通信
- 非常高频 (VHF)、超高频 (UHF) 和蜂窝至6GHz
- 时分双工 (TDD) 和频分双工 (FDD) 应用
视频
框图
发布日期: 2020-07-27
| 更新日期: 2025-10-01

