Renesas Electronics 9ZML12x2E时钟缓冲器
IDT 9ZML12x2E时钟缓冲器是用于Intel Purley和新平台的第二代2路输入/12路输出差分MUX。这些时钟缓冲器超出了苛刻的DB1200ZL性能规格要求,并向后兼容至9ZML1232B。9ZML12x2E缓冲器利用低功耗高速电流转向逻辑 (HCSL) 兼容输出来降低功耗和终端电阻。其特性包括9个可选择SMBus地址、锁相环 (PLL) 或旁路{ 模式、扩频兼容和SMBus接口。这些时钟缓冲器提供两个可配置的低漂移I2O设置,每个输入通道使用一个,可针对各种拓扑进行I2O调谐。典型应用包括服务器、存储、网络和PCI-Express Gen1-4或QPI/UPI应用。特性
- 2个可配置的低漂移I2O延迟长达2.9ns,针对各种拓扑保持
传输延迟 - LP-HCSL输出消除了24个电阻器 (9ZML1232E)
- LP-HCSL输出 (Zout = 85Ω) 消除了48个电阻器
(9ZML1252E) - 9个可选择的SMBus地址多器件共享相同SMBus段
- 输出的独立VDDIO可最大限度地节能
- PLL或旁路模式可以使输入时钟去抖
- PCIe时钟架构支持:
- 共同时钟 (CC)
- 单独基准无扩频 (SRNS)
- 单独基准独立扩频 (SRIS)
- 硬件或软件可选的PLL BW可将下行PLL中的抖动
峰值降至最低 - 扩频兼容轨道扩展输入时钟,用于降低
EMI - SMBus接口软件可以在不改变硬件的情况下修改设备设置
- 10mm x 10mm 72-QFN封装的小型电路板尺寸
- 输出特性:
- 12个低功耗HCSL (LP-HCSL) 输出对 (9ZML1232E)
- 12个低功耗HCSL (LP-HCSL) 输出对,带85Ω
Zout (9ZML1252E)
规范
- 逐周期抖动:< 50ps
- 输出至输出偏移:< 50ps
- 输入至输出延迟固定在0ps
- 输入至输出延迟变化:< 50ps
- 相位抖动PCIe Gen4 < 0.5ps rms
- 相位抖动UPI > 9.6GB/s < 0.1ps rms
应用
- 服务器
- 存储
- 网络
- 固态硬盘 (SSD)
9ZML12x2E时钟缓冲器框图
View Results ( 4 ) Page
| 物料编号 | 数据表 | 描述 | 工作电源电流 |
|---|---|---|---|
| 9ZML1252EKILF | ![]() |
时钟缓冲器 9ZML1252E DB1200ZL MUX DERIV LITE | 22 mA |
| 9ZML1232EKILF | ![]() |
时钟缓冲器 9ZML1232E DB1200ZL MUX DERIV | 13 mA |
| 9ZML1232EKILFT | ![]() |
时钟缓冲器 9ZML1232E DB1200ZL MUX DERIV | 13 mA |
| 9ZML1252EKILFT | ![]() |
时钟缓冲器 9ZML1252E DB1200ZL MUX DERIV LITE | 22 mA |
发布日期: 2018-05-28
| 更新日期: 2023-01-23

