Renesas Electronics 9ZML12x3E时钟缓冲器
IDT 9ZML12x3E时钟缓冲器是第二代增强性能的DB1200ZL派生产品。这些9ZML12x3E缓冲器与9ZML1232B引脚兼容,改善了相位抖动性能。9ZML12x3E时钟缓冲器固定外部反馈保持关键QPI/UPI应用的低漂移。每个输入通道都有软件可调节的输入至输出延迟,从而简化复杂服务器拓扑的传输延迟管理。特性包括 3个可选择的SMBus地址、 100MHz锁相环 (PLL) 模式和 2个软件可配置的输入至输出延迟线路。这些9ZML1233E和9ZML1253E缓冲器提供一个SMBus写入锁定引脚,提高了器件和系统安全性。典型应用包括服务器、存储、网络和固态硬盘 (SSD)。特性
- SMBus写入锁定功能提高了系统安全性
- 2个软件可配置的输入至输出延迟线路管理复杂拓扑的
传输延迟 - LP-HCSL输出消除了24个电阻器,节省面积41mm2
(1233E) - LP-HCSL输出 (85Ω Zout) 消除了48个电阻器,节省面积
82mm2 (1253E) - 每个输出的12个OE#引脚硬件控制
- 3个可选择的SMBus地址多器件可共享
相同SMBus段 - 可选择的PLL带宽最大限度地降低级联
PLL拓扑中的抖动峰值 - 支持100MHz PLL模式UPI
- 支持PCIe时钟架构
- 共同时钟 (CC)
- 独立基准 (IR),带或不带扩频
- 输出特性:
- 12个低功耗 (LP) HCSL输出对 (1233E)
- 12个低功耗 (LP) HCS输出对,带85Ω Zout (1253E)
- PLL带宽的硬件/SMBus控制和旁路更改
模式,无需电源周期 - 扩频兼容轨道扩展输入时钟,用于降低EMI
规范
- 逐周期抖动:< 50ps
- 输出至输出偏移:< 50ps
- 输入至输出延迟:0ps(默认值)
- 输入至输出延迟变化:< 50ps
- 相位抖动:PCIe Gen4 < 0.5ps rms
- 相位抖动:UPI > 9.6GB/s < 0.1ps rms
- 相位抖动:IF-UPI < 1.0ps rms
9ZML12x3E时钟缓冲器框图
View Results ( 4 ) Page
| 物料编号 | 数据表 | 描述 | 标准包装数量 |
|---|---|---|---|
| 9ZML1253EKILF | ![]() |
时钟缓冲器 9ZML1253E DB1200ZL MUX DERIV LITE +WRTLK | 168 |
| 9ZML1233EKILF | ![]() |
时钟缓冲器 9ZML1233E DB1200ZL MUX DERIV +WRTLK | 168 |
| 9ZML1233EKILFT | ![]() |
时钟缓冲器 9ZML1233E DB1200ZL MUX DERIV +WRTLK | 2500 |
| 9ZML1253EKILFT | ![]() |
时钟缓冲器 9ZML1253E DB1200ZL MUX DERIV LITE +WRTLK | 2500 |
发布日期: 2018-05-28
| 更新日期: 2023-01-23

