特性
- SMBus写锁定特性提高了系统安全性
- 借助LP-HCSL输出,可避免使用24个电阻器,从而节省41mm2的面积 (1233E)
- 通过12个OE#引脚实现每个输出的硬件控制
- 9个可选SMBus地址,用于多个器件共享同一个SMBus段
- 可选PLL带宽可最大限度地降低级联PLL拓扑中的抖动峰值
- 100MH和133.33MHz PLL模式提供UPI和传统QPI支持
- 9mm x 9mm 64-QFN封装,具有较小的电路板占用面积
- 支持PCIe时钟架构:
- 共同时钟 (CC)
- 独立基准 (IR),带或不带扩频
- 输出特性:
- 12个低功耗 (LP) HCSL输出对 (1232E)
- 12个低功耗 (LP) HCSL输出对,带85Ω Zout (1252E)
规范
- 逐周期抖动:< 50ps
- 输出至输出偏移:< 50ps
- 输入至输出延迟固定在0ps
- 输入至输出延迟变化:< 50ps
- PCIe Gen4相位抖动:< 0.5ps rms
- 相位抖动QPI/UPI > = 9.6GB/s < 0.2ps rms
- 相位抖动IF-UPI:< 1.0ps rms
应用
- 服务器
- SSD
- 存储
- 网络
9ZXL1232E/9ZXL1252E时钟缓冲器框图
发布日期: 2018-08-21
| 更新日期: 2023-02-01

