除了C7x DSP芯体之外,AM62Dx SoC还集成了多达四核ARM Cortex-A53,从而可提供额外的16.8KDMIPS计算能力和HLOS灵活性的Linux或实时操作系统(RTOS)。多达两个ARM Cortex-R5F子系统可实现低级、对时间敏感的处理任务,从而为应用程序腾出ARM Cortex-A53和DSP芯体。
集成诊断和安全功能支持高达SIL-2和ASIL-B等级的操作,而集成安全功能则可保护数据免受现代攻击。Texas Instruments AM62D器件还提供具有时间敏感网络(TSN)的三端口千兆以太网开关以启用音频网络功能,如以太网音频视频桥接(eAVB)和Dante。相比之下,像麦卡斯普这样的外设支持多通道I2S和TDM音频输入和输出。
特性
- 处理器芯体
- 多达四颗ARM Cortex-A53微处理器子系统,最高可达1.4GHz
- 四核Cortex-A53集群,配有512KB L2共享缓存和SECDED ECC
- 每个A53芯体都具有带SECDED ECC的32KB L1 DCache和带奇偶校验保护的32KB L1 ICache
- 单核ARM Cortex-R5F最高可达800MHz,集成在具有FFI的MCU通道中
- 32KB ICache、32KB L1 DCache和64KB TCM,所有内存均采用SECDED ECC
- 512KB SRAM,采用SECDED ECC
- 单核ARM Cortex-R5F最高可达800MHz,集成以支持设备管理,具有32KB ICache、32KB L1 DCache和64KB TCM,所有内存均采用SECDED ECC
- 基于单核C7x的矩阵乘法加速器(MMA)DSP
- C7x浮点,最高40GFLOPS,256位矢量DSP,运行频率为1.0GHz
- MMA最高可达2TOPS(8b),运行频率为1.0GHz
- 64KB L1 DCache带有SECDED ECC,32KB L1 ICache带有奇偶校验保护
- 1.25MB L2 SRAM,带有SECDED ECC
- 多达四颗ARM Cortex-A53微处理器子系统,最高可达1.4GHz
- 存储器子系统
- 片上RAM高达2.29MB
- 带SECDED ECC的64KB片上RAM(OCRAM)可分为32KB的多个较小的存储器组,最多可分为两个独立的存储器组
- SMS子系统中带SECDED ECC的片上RAM为256KB
- TI安全固件SMS子系统中带SECDED ECC的片上RAM为176KB
- Cortex-R5F MCU子系统中带SECDED ECC的片上RAM为512KB
- 器件/电源管理器子系统中带SECDED ECC的片上RAM为64KB
- 带MMA的C7xDSP中带SECDED ECC的L2 SRAM为1.25MB
- DDR子系统(DDRSS)
- 支持LPDDR4
- 具有内联ECC的32位数据总线
- 支持高达3733MT/s的速度
- 最大可寻址范围为8GBytes
- 片上RAM高达2.29MB
- 功能安全
- 功能安全要求符合针对性[汽车]
- 专为功能安全应用而开发
- 将提供文档以帮助设计ISO 26262功能安全系统
- 系统能力目标达到ASIL D
- 硬件完整性目标达到ASIL B
- 计划通过TÜV SÜD获得ISO 26262安全认证
- 符合AEC-Q100标准[汽车]
- 功能安全要求符合针对性[汽车]
- 安全性
- 安全引导支持
- 硬件强制执行的信任根 (RoT)
- 支持通过备份按键切换RoT
- 支持接管保护、IP保护和防回滚保护
- 可信执行环境 (TEE) 支持
- 基于Arm TrustZone®的TEE
- 可实现隔离的广泛防火墙支持
- 安全看门狗/定时器/IPC
- 安全存储支持
- 支持回放保护存储器块(RPMB)
- 具有用户可编程HSM内核的专用安全控制器以及用于隔离式处理的专用安全DMA和IPC子系统
- 加密加速支持
- 会话感知加密引擎,能够根据输入的数据流自动切换密钥材料
- 支持加密内核
- AES – 128/192/256位密钥大小
- SHA2 – 224/256/384/512位密钥大小
- 具有真随机数生成器的DRBG
- PKA(公钥加速器),用于协助RSA/ECC处理,实现安全启动
- 会话感知加密引擎,能够根据输入的数据流自动切换密钥材料
- 调试安全
- 受安全软件控制的调试访问
- 安全感知调试
- 安全引导支持
- 高速接口
- 支持集成式以太网交换机(共两个外部端口)
- RMII(10/100) 或RGMII (10/100/1000)
- IEEE1588(附件D、附件E、具有802.1AS PTP的附件F)
- 第45条MDIO PHY管理
- 基于ALE引擎的数据包分类器,具有512个分类器
- 基于优先级的流量控制
- 时间敏感网络 (TSN) 支持
- 四个CPU硬件中断节奏
- 硬件级IP/UDP/TCP校验和卸载
- 两个USB2.0端口
- 端口可配置为USB主机、USB外设或USB双角色器件(DRD模式)
- 集成USB VBUS 检测
- 一个具有4通道D-PHY的摄像头串行接口(CSI-2)接收器
- 通过CSI-2和MIPI D-PHY实现的高速外部处理器数据接收接口
- 支持集成式以太网交换机(共两个外部端口)
- 通用连接性
- 9个通用异步接收器发射器 (UART)
- 5个串行外设接口 (SPI) 控制器
- 6个内部集成电路(I2C)端口
- 3个多通道音频串行端口 (McASP)
- 频率高达50MHz的收发时钟
- 通过3个McASP接口,可提供多达4/6/16个串行数据引脚,各带独立收发时钟
- 支持时分复用(TDM)、集成电路间音讯(I2S)和类似格式
- 支持数字音频接口传输(SPDIF、IEC60958-1和AES-3格式)
- 用于发送和接收的FIFO缓冲器(256字节)
- 支持音频基准输出时钟
- 3个增强型PWM模块 (ePWM)
- 3个增强型正交编码器脉冲模块 (eQEP)
- 3个增强型捕获模块 (eCAP)
- 通用I/O(GPIO),所有LVCMOS I/O均可配置为GPIO
- 3个支持CAN-FD的控制器局域网(CAN)模块
- 符合CAN协议2.0A、B和ISO 11898-1标准
- 完全支持CAN-FD(多达64个数据字节)
- 消息RAM的奇偶校验/ECC检查
- 速度高达8Mbps
- 媒体和数据存储
- 3个多媒体卡/Secure Digital®(MMC/SD®/SDIO)接口
- 1个8位eMMC接口,速度高达HS200
- 2个高达UHS-I的4位SD/SDIO接口
- 符合eMMC 5.1、SD 3.0和SDIO 3.0
- 1个通用存储器控制器(GPMC),频率高达133MHz
- 灵活的8位和16位异步存储器接口,支持多达四个芯片选择(22位地址;NAND、NOR、复用NOR和SRAM)
- 使用BCH码来支持4位、8位或16位ECC
- 使用海明码来支持1位ECC
- 错误定位器模块 (ELM)
- 与GPMC一起使用,可通过BCH算法确定所生成的伴随多项式中数据错误的地址
- 根据BCH算法,每512字节的块错误单元支持4位、8位和16位
- OSPI/QSPI,支持DDR/SDR
- 支持串行NAND和串行NOR闪存器件
- 支持4GB存储器地址
- 具有可选实时加密的XIP模式
- 3个多媒体卡/Secure Digital®(MMC/SD®/SDIO)接口
- 电源管理
- 器件/电源管理器支持多种低功耗模式
- 部分IO支持CAN/GPIO/UART唤醒
- 器件/电源管理器支持多种低功耗模式
- 启动选项
- UART
- I2C电子擦除可编程只读存储器
- OSPI/QSPI闪存
- GPMC NOR/NAND闪存
- 串行NAND闪存
- SD卡
- eMMC
- USB(主机)大容量存储设备
- 通过外部主机进行USB(从设备)启动(DFU模式)
- 以太网
- 技术/封装
- 16 nm FinFET技术
- 18mmx18mm、0.8mm间距全阵列、484引脚FCCSP(ANF)
应用
- 汽车/高端音频放大器
- 工业/专业音频
- 航空航天与国防/雷达与无线电
- 船舶设备/声纳
- 医疗保健/超声波扫描仪
- 测试与测量/仪器仪表
功能框图
发布日期: 2025-07-07
| 更新日期: 2025-08-04

