Texas Instruments CD74AC164/CD74ACT164的CLK引脚为上升沿触发,激活从低电平到高电平的转换。正沿触发时,设备将把(A ● B)输入数据线的结果存储到第一个寄存器中,并将每个寄存器的数据传送到下一个寄存器。每次时钟触发时,最后一个寄存器QH的数据将被丢弃。如果CLR引脚收到低电平信号,CD74AC164/CD74ACT164将立即将所有寄存器设置为逻辑低电平。
特性
- 缓冲输入
- 6ns的典型传播延迟,VCC = 5V,TA = 25°C,CL = 50pF
- 抗可控硅咬合的CMOS工艺和电路设计
- 双极FAST™/AS/S速度,功耗大幅降低
- 平衡传播延迟
- 交流类型具有1.5V至5.5V的工作电压,在30%的电源下平衡噪声抗扰度
- ±24mA输出驱动电流
- 扇出至15 FAST™ IC
- 驱动50Ω输电线路
功能框图
发布日期: 2024-12-04
| 更新日期: 2024-12-12

