DAC12DL3200可在双通道模式下用作I/Q基带DAC。高采样速率和大输出频率范围还使DAC12DL3200能够实现任意波形生成和直接信号合成 (DDS)。集成DDS块可实现片上单音调和双音调生成。
Texas Instruments DAC12DL3200具有并行LVDS接口,由多达48个LVDS对和4个DDR LVDS时钟组成。选通信号用于同步接口,该接口可通过最小重要位 (LSB) 发送或选择通过专用选通LVDS通道发送。每个LVDS对数据传输速率可高达1.6Gbps。通过同步信号 (SYSREF) 支持多器件同步,并与JESD204B/C时钟器件兼容。SYSREF窗口简化了多器件系统中的同步。
特性
- 12位分辨率
- 最大输入和输出采样率:
- 单通道:高达6.4GSPS
- 双通道:高达3.2GSPS
- 多奈奎斯特工作模式
- 单通道模式:NRZ、RTZ、RF
- 双通道模式:NRZ、RTZ、RF、2xRF
- 通过器件的延迟低:6至8ns
- 传输能力与低延迟接收器ADC12DL3200匹配
- DAC和ADC组合延迟 < 15ns(不包括FPGA)
- 并行DDR LVDS接口
- 源同步接口,简化时序:
- 24或48个LVDS对,高达1.6Gbps
- 每12位总线1个LVDS DDR时钟
- > 8GHz输出频率范围
- 21mA满量程电流
- 简化时钟和同步
- SYSREF窗口可简化设置和保持时间
- 片上直接数字合成器 (DDS)
- 单音调和双音调正弦波生成
- 32 x 32位数控振荡器
- 快速跳频功能 (< 500ns)
- 同步CMOS频率/相位输入
- fOUT性能 = 4.703GHz,6.4GSPS,射频模式
- 输出功率:–3dBm
- 噪声本底:–147dBc/Hz(70MHz偏移)
- 60dBc SFDR
- 电源:1.0V、1.8V、–1.8V
- 功耗:1.49W(双通道,射频模式,3.2GSPS)
- 256焊球FCBGA(17mm x 17mm,1mm间距)封装
应用
- 电子战
- 发生器:脉冲、模式和任意波形 (AWG)
功能框图
发布日期: 2022-01-20
| 更新日期: 2022-03-11

