Texas Instruments LMK04368-EP超低噪声抖动清除器

Texas Instruments LMK04368-EP超低噪声抖动清除器是一款适用于航天应用、支持JEDEC JESD204B/C的高性能时钟调节器。PLL2的14个时钟输出可配置为驱动七个JESD204B/C转换器或其他逻辑器件(通过SYSREF或器件时钟)。SYSREF可以通过AC和DC耦合提供。此系列器件不限于JESD204B/C应用。14个输出中的每一个输出都可以单独配置为用于传统时钟系统的高性能输出。

无论有无重新计时或SYSREF生成,Texas Instruments LMK04368-EP都可以配置为在双PLL、单PLL或时钟分配模式下运行。PLL2可通过内部或外部VCO工作。高性能与多种特性(如功耗和性能权衡调节、双VCO、动态数字延迟和保持)相结合,可提供灵活的高性能时钟树。LMK04368-EP器件采用金键合线和SnPb引线涂层,温度范围为-55°C至+105°C。

特性

  • 环境温度范围:-55 °C至 125 °C
  • 最高时钟输出频率:3255MHz
  • 多模式:双PLL、单PLL和时钟分配
  • 6GHz外部VCO或分配输入
  • 超低噪声(2500MHz时)
    • RMS抖动:54fs(12kHz至20MHz)
    • RMS抖动:64fs(100Hz至20MHz)
    • 本底噪声:–157.6dBc/Hz
  • 超低噪声(3200MHz时)
    • 61fs RMS 抖动(12kHz 至 20MHz)
    • RMS抖动:67fs(100Hz至100MHz)
    • 本底噪声:–156.5dBc/Hz
  • PLL2
    • PLL FOM:–230dBc/Hz
    • PLL 1/f:–128dBc/Hz
    • 相位检测器速率高达320MHz
    • 两个集成式VCO:2440MHz至2600MHz和2945MHz至3255MHz
  • 多达14个差分器件时钟
    • CML、LVPECL、LCPECL、HSDS、LVDS和 2xLVCMOS可编程输出
  • 最多1个缓冲VCXO/XO输出
    • LVPECL、LVDS、2xLVCMOS可编程
  • 1-1023 CLKOUT分频器
  • 1-8191 SYSREF分频器
  • SYSREF时钟25ps阶跃模拟延迟
  • 设备时钟和SYSREF的数字延迟和动态数字延迟
  • 使用PLL1的保持模式
  • 0延迟与PLL1或PLL2
  • 高可靠性
    • 受控基线
    • 唯一组装/测试厂
    • 唯一制造厂
    • 延长的产品寿命周期
    • 延长的产品变更通知
    • 产品可追溯性

应用

  • 军用雷达
  • 电子战
  • 数据转换器时钟
  • 无线基础设施

框图

框图 - Texas Instruments LMK04368-EP超低噪声抖动清除器
发布日期: 2024-06-26 | 更新日期: 2024-09-04