Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI至FlatLink桥接器

Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI至FlatLink™桥接器采用了单通道MIPI D-PHY接收器前端配置,此配置在每个通道上具有4条信道,每条信道的运行速率为1Gbps,最大输入带宽为4Gbps。该桥接器可解码MIPI DSI 18bpp RGB666和24bpp RGB888数据包。该器件可将已格式化的视频数据流转换为一个运行在频率范围介于25MHz至154MHz之间的像素时钟上的FlatLink™兼容LVDS输出,从而提供一个双链路LVDS,每条链路具有4条数据信道。SN65DSI84/SN65DSI84-Q1非常适合于每秒60帧的WUXGA 1920 x 1200应用,每像素比特位高达24。实现部分线路缓冲,以适应DSI和LVDS接口之间的数据流失配。SN65DSI84-Q1器件符合汽车应用类AEC-Q100标准。

特性

  • 实现MIPI®D-PHY 1.00.00版本的物理层前端和1.02.00版本的显示串行接口 (DSI)
  • 单通道DSI接收器在每个通道上可针对1条、2条、3条或4条D-PHY数据信道进行配置,每信道的运行速率高达1Gbps
  • 支持格式为RGB666和RGB888的18bpp和24bpp DSI视频数据包
  • 适用于60fps WUXGA 1920 × 1200分辨率(18bpp和24bpp彩色)和60fps 1366 × 768(18bpp和24bpp)
  • Flatlink™针对单链路或双链路LVDS的输出配置
  • 支持单通道DSI至双链路LVDS运行模式
  • 在双链路或单链路模式下,LVDS输出时钟范围为25MHz至154MHz
  • LVDS像素时钟可采用自由运行持续D-PHY时钟或外部基准时钟 (REFCLK) 1.8V主VCC电源
  • 低功耗特性包括关断模式、低LVDS输出电压摆幅、共模以及MIPI超低功耗状态 (ULPS) 支持
  • 针对简化印刷电路板 (PCB) 走线的LVDS通道交换 (SWAP)LVDS引脚顺序反向特性
  • 静电放电 (ESD) 额定值:±2kV (HBM)
  • 采用64引脚5mm × 5mm BGA (ZQE) 封装
  • 温度范围:–40°C至85°C

应用

  • 平板电脑、笔记本电脑、上网本
  • 移动互联网设备

功能框图

框图 - Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI至FlatLink桥接器
发布日期: 2017-07-21 | 更新日期: 2025-07-03