这些设计用于吸收高达12mA电流的输出,包括等效的26Ω电阻,可减少过冲和下冲。为确保上电或断电期间的高阻抗状态,OE\应通过上拉电阻连接到VCC;电阻的最小值由驱动器的电流吸收能力决定。该器件设有有源总线保持电路,用于将未使用或浮动数据输入保持在有效逻辑电平。
特性
- Texas Instruments Widebus™系列成员
- EPIC™(增强型高性能注入CMOS)亚微米工艺
- 输出端口具有等效的26Ω串联电阻,因此无需外部电阻
- ESD保护超过2000V,符合MIL-STD-883,方法3015;使用机器模型超过200V(C= 200pF,R = 0)
- 符合JESD17标准,闭锁性能超过250mA
- 数据输入的总线保持不需要外部上拉/下拉电阻器
- 封装选项包括塑料300mil收缩小外形 (DL) 和薄型收缩小外形 (DGG) 封装
逻辑图
发布日期: 2018-10-16
| 更新日期: 2023-07-10

