Texas Instruments SN74HC166 8位并联负载移位寄存器
Texas Instruments SN74HC166 8位并联负载移位寄存器具有门控时钟输入(CLK、CLK INH)和覆盖清除(CLR)输入。移位/负载(SH/LD)输入建立并行输入或串行输入模式。高电平时,SH/LD启用串行(SER)数据输入,并将八个触发器耦合,以便与每个时钟(CLK)脉冲进行串行转换。低电平时,启用并行(broadside)数据输入,下一个时钟脉冲发生同步负载。在并行负载期间禁止串行数据流。通过2输入正或非门在CLK的低到高级边缘实现计时。该特性允许一个输入用作时钟使能或时钟抑制功能。保持CLK或CLK INH高电平禁止时钟;保持任一低电平可实现其他时钟输入。借助该特性,系统时钟可以自由运行,寄存器可根据命令与其他时钟输入停止。只有当CLK为高电平时,CLK INH才应更改为高电平。Texas Instruments SN74HC166上的CLR覆盖所有其他输入,包括CLK,并将所有触发器复位至零。特性
- 宽工作电压范围:2 V至6 V
- 输出可驱动多达10个LSTTL负载
- 低功耗,80μA最大ICC
- 典型tpd = 13ns
- 输出驱动:±4mA(5V时)
- 低输入电流:1μA(最大值)
- 同步负载
- 直接覆盖清
- 并行转串行转换
功能框图
发布日期: 2024-12-11
| 更新日期: 2024-12-17
