Texas Instruments LMK05318B网络同步器时钟

Texas Instruments LMK05318B网络同步器时钟提供抖动消除、时钟生成、高级时钟监控和出色的无中断切换性能。这些特性全部满足通信基础设施和工业应用的严格计时要求。该器件的超低抖动和高电源噪声抑制 (PSNR) 可降低高速串行链路中的误码率 (BER)。Texas Instruments LMK05318B可使用TI专有的体声波 (BAW) VCO技术生成具有50fs RMS抖动的输出时钟,且不受XO和参考输入的抖动和频率的影响。

DPLL支持可编程环路带宽,实现抖动和漫游衰减,而两个APLL支持分数频率转换,实现灵活的时钟生成。DPLL上支持的同步选项包括无中断切换(相位抵消)、数字保持以及频率步进分辨率小于0.001ppb(十亿分之一)的DCO模式(可实现精确的时钟转向(IEEE 1588 PTP从运动))。DPLL可以锁相至1PPS(每秒脉冲)基准输入,并在一个输出上支持可选的零延迟模式,以实现具有可编程偏移的确定性输入至输出相位对齐。高级基准输入监控块可确保稳健的时钟故障检测并在发生基准缺失 (LOR) 时帮助将输出时钟干扰降至最低。

LMK05318B可以使用常用的低频TCXO或OCXO,按照同步标准设置自由运行或保持的输出频率稳定性。此外,当时钟自由运行或频率稳定性的保持和频率的漂移都无关紧要时,该器件还可以使用标准XO。该器件通过I2C或SPI接口可完全编程,并支持通过内部EEPROM或ROM,定制上电时的频率配置。EEPROM出厂进行了预编程,如果需要可在系统内编程。

特性

  • 1个数字锁相环 (DPLL),具有如下特性:
    • 无中断切换:±50ps相位瞬态
    • 可编程环路带宽,具有快速锁定功能
    • 使用低成本TCXO/OCXO实现符合标准的同步和保持模式
  • 两个具备业界领先抖动性能的模拟锁相环 (APLL):
    • 312.5MHz时具有50fs RMS抖动 (APLL1)
    • 155.52MHz时具有130fs RMS抖动 (APLL2)
  • 两个基准时钟输入
    • 基于优先级的输入选择
    • 在缺失参考时实现数字保持
  • 具有可编程驱动器的八个时钟输出
    • 多达六个不同输出频率
    • AC-LVDS、AC-CML、AC-LVPECL、HCSL和1.8V LVCMOS输出格式
  • 加电后自定义时钟的EEPROM/ROM
  • 灵活的配置选项
    • 输入和输出为1Hz (1PPS) 至800MHz
    • XO/TCXO/OCXO输入:10MHz至100 MHz
    • DCO模式:< 0.001ppb/阶跃,可进行精确的时钟控制(IEEE 1588 PTP从运行)
    • 高级时钟监控和状态
    • I2C或SPI接口
  • PSNR:–86dBc(3.3 V电源噪声为50mVpp)
  • 3.3V电源,提供1.8V、2.5V或3.3V输出
  • 工业温度范围:–40°C至+85°C

应用

  • SyncE (G.8262)、SONET/SDH(Stratum 3/3E、G.813、GR-1244、GR-253)、IEEE 1588 PTP从器件时钟或光传输网络 (G.709)
  • 400G线卡、以太网交换机和路由器用交换卡
  • 无线基站 (BTS)、无线回程
  • 测试和测量、医疗成像
  • 用于56G/112G PAM-4 PHY、ASIC、FPGA、SoC和处理器的抖动清除、漂移衰减和基准时钟生成

功能框图

框图 - Texas Instruments LMK05318B网络同步器时钟
发布日期: 2020-08-07 | 更新日期: 2025-05-06