Texas Instruments TMS570LS3137 RISC闪存微控制器
Texas Instruments TMS570LS3137 16/32位RISC闪存微控制器采用安全架构,是设计用于安全系统的高性能汽车级微控制器。该安全架构包括闪存和数据SRAM上的ECC、CPU和内存内置自检 (BIST) 逻辑、外设存储器上的奇偶校验、外设I/O上的回路功能以及以锁步模式运行的双核CPU。TMS570LS3137集成了ARM Cortex-R4F浮点CPU,此CPU可提供高效的1.66DMIPS/MHz性能。该CPU通过使用最高可达180MHz的配置,可提供高达298DMIPS的性能。该器件具有3MB的集成闪存以及256KB的数据RAM,这些闪存和RAM支持单位错误校正和双位错误检测。另外,该器件还设有各类通信接口,包括三个MibSPI、两个SPI、一个LIN、一个SCI、三个DCAN、一个I2C模块、一个以太网以及一个FlexRay控制器。设有外部时钟前置分频器 (ECP) 模块,当被启用时,此模块在ECLK引脚上输出一个连续外部时钟。错误信令模块 (ESM) 监控所有器件错误并在检测到一个故障时确定是生成一个中断还是触发一个外部ERROR引脚。外部存储器接口 (EMIF) 提供芯片外扩展功能,此功能可实现与同步DRAM (SDRAM) 器件、异步存储器、外设或现场可编程门阵列 (FPGA) 器件的对接。利用各种接口来提高应用代码的调试能力,包括外部跟踪宏单元 (ETM)、RAM跟踪端口 (RTP) 模块、数据修改模块 (DMM) 和参数覆盖模块 (POM)。借助集成的安全特性和通信与控制外设的广泛选择,TMS570LS3137微控制器是针对具有安全关键要求的高性能实时控制应用的理想解决方案。
特性
- 高性能汽车级微控制器,适用于安全关键型应用
- 以锁步模式运行的双核CPU
- 闪存和RAM接口上的ECC
- CPU和片上RAM的内置自检 (BIST)
- 带有错误引脚的错误信令模块
- 电压和时钟监视
- ARM Cortex-R4F 32位RISC CPU
- 带有8级管线的高效1.66DMIPS/MHz
- 支持单精度和双精度的浮点运算单元 (FPU)
- 12区内存保护单元 (MPU)
- 开放式架构,具有第三方支持功能
- 工作条件
- 高达180MHz系统时钟
- 内核电源电压 (VCC):标称1.2V
- I/O电源电压 (VCCIO):标称3.3V
- ADC电源电压 (VCCAD): 3.0V至5.25V
- 集成存储器
- 3MB程序闪存(带ECC)
- 256KB RAM(带ECC)
- 用于仿真EEPROM的64KB闪存(带ECC)
- 16位外部存储器接口
- 通用平台架构
- 直接内存存取 (DMA) 控制器
- 带有内置周跳检测器的频率调制锁相环 (FMPLL)
- 用于Flexray™的独立的非调制PLL
- 跟踪和校准功能
- 多通信接口
- 10/100Mbps以太网MAC (EMAC)
- 带有2个通道的FlexRay控制器
- 三个CAN控制器 (DCAN)
- 标准串行通信接口 (SCI)
- 本地互连网络 (LIN) 接口控制器
- 内部集成电路 (I2C)
- 三个多通道缓冲串行外设接口 (MibSPI)
- 两个标准串行外设接口 (SPI)
- 2个下一代高端计时器 (N2HET) 模块
- 两个12位多通道缓冲ADC模块
- 能够生成中断的通用输入/输出 (GPIO) 引脚
- IEEE 1149.1 JTAG边界扫描和ARM CoreSight元件
- JTAG安全模块
- 两种封装:144引脚四方扁平 (PGE) [绿色] 和337球栅阵列 (ZWT) [绿色]
应用
- 刹车系统(防锁死刹车系统和电子稳定性控制)
- 电动转向系统
- 混合动力汽车和电动汽车逆变器系统
- 电池管理系统
- 主动驾驶员辅助系统
- 航天和航空电子设备
- 轨道交通
- 越野车
TMS570LS3137功能图
TÜV SÜD
Hercules TMS570LS3137经过TÜV SÜD认证,能够实现ISO 26262 ASIL D和IEC 61508 SIL 3,有助于轻松开发功能安全应用。证书可供下载。
发布日期: 2018-03-23
| 更新日期: 2022-11-07
