ADSP-SC592 SHARC+®双核DSP

Analog Devices ADSP-SC592 SHARC+® 双核DSP基于SHARC+双核和Arm® Cortex®-A5内核。这些数字信号处理器(DSP)采用ADI Super Harvard架构(SHA)。ADSP-SC592双核DSP优化用于高性能音频/浮点应用,具有大容量片上静态随机存取存储器 (SRAM)。主要特性包括一个强大的DMA系统(具有8个MEMDMA)、片上内存保护和集成安全特性。

结果: 2
选择 图像 零件编号 制造商 描述 数据表 供货情况 单价(含13%增值税) 根据您的数量,按照单价筛选表格中的结果。 数量 RoHS ECAD模型 产品 核心 内核数量 最大时钟频率 封装 / 箱体 数据 RAM 大小 L1缓存指令存储器 L1缓存数据存储器 工作电源电压 系列 安装风格 最小工作温度 最大工作温度 封装
Analog Devices 数字信号处理器和控制器 - DSP, DSC 1GHz Cortex A5, 1GHz SHARC+

DSPs ARM Cortex A5, SHARC+ 3 Core 1 GHz, 1 GHz BGA-400 2 MB 32 kB 32 kB 1.71 V to 1.89 V ADSP-SC592 SMD/SMT - 40 C + 125 C Tray
Analog Devices 数字信号处理器和控制器 - DSP, DSC 1GHz Cortex A5, 1GHz SHARC+

DSPs ARM Cortex A5 2 Core 1 GHz BGA-400 2 MB 32 kB, 32 kB 32 kB 1 V ADSP-SC592 SMD/SMT 0 C + 125 C Tray